Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.01 vteřin. 
Akcelerace kompresního algoritmu LZ4 v FPGA
Marton, Dominik ; Martínek, Tomáš (oponent) ; Matoušek, Jiří (vedoucí práce)
Tato práce popisuje implementaci kompresního algoritmu LZ4 v syntetizovatelném jazyce z rodiny C/C++, pomocí kterého je možné získat VHDL kód pro FPGA čipy na síťových kartách. Podle specifikace algoritmu je implementovaná softwarová verze kompresoru a dekompresoru, která je poté transformována do syntetizovatelného jazyka, ze kterého je vygenerován plně funkční VHDL kód obou komponent. Jednotlivé implementace jsou poté porovnány na základě doby běhu a kompresního poměru. Práce demonstruje význam a sílu high-level syntézy a vysokoúrovňového přístupu z klasických programovacích jazyků při návrhu a implementaci aplikací v hardwaru.
Technické prostředky pro záchranu posádek letadel v nouzi
Zemánek, Adam ; Grim, Robert (oponent) ; Bartoněk, Jaroslav (vedoucí práce)
Cílem této práce je vytvořit přehled technických prostředků pro záchranu posádek letadel v nouzi, porovnat je ve svých kategoriích a zároveň vytvořit koncepční návrh mechanismu aktivace těchto prostředků. V přehledu prostředků je obsažena historie a současný stav záchrany posádek letadel za pomocí vystřelovacích sedadel a záchranných padákových systémů. Porovnání prostředků je provedeno v závislosti na oblasti použití a na jejich vlastnostech. Koncepční návrh mechanismu je navržen jako kladkový v souladu se stavebními předpisy CS-23 vydanými agenturou EASA. Výsledky této práce rozšíří čtenáři povědomí o moderních možnostech záchrany posádky letadel, zejména pak v civilní letecké dopravě. Vytvořený koncepční návrh splňuje požadavky dle stavebních předpisů CS-23, je schopen snášet předpokládané zatížení, což potvrzuje provedená pevností kontrola. Rozšíření do podvědomí veřejnosti o možnosti záchranných systému může ve výsledku znamenat i celkové zvýšení bezpečnosti v letecké dopravě.
Akcelerace kompresního algoritmu LZ4 v FPGA
Marton, Dominik ; Martínek, Tomáš (oponent) ; Matoušek, Jiří (vedoucí práce)
Tato práce popisuje implementaci kompresního algoritmu LZ4 v syntetizovatelném jazyce z rodiny C/C++, pomocí kterého je možné získat VHDL kód pro FPGA čipy na síťových kartách. Podle specifikace algoritmu je implementovaná softwarová verze kompresoru a dekompresoru, která je poté transformována do syntetizovatelného jazyka, ze kterého je vygenerován plně funkční VHDL kód obou komponent. Jednotlivé implementace jsou poté porovnány na základě doby běhu a kompresního poměru. Práce demonstruje význam a sílu high-level syntézy a vysokoúrovňového přístupu z klasických programovacích jazyků při návrhu a implementaci aplikací v hardwaru.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.